CMOS运放的设计和几何规划优化方法研究(12)

时间:2026-01-22

CMOS运放的设计和几何规划优化方法研究

CMOS运放的设计和几何规划优化方法研究

∵ωz≈

Cg

C

1

1m6

Ron14+C

m6

Cg

C

1

1

m6

Ron14

=

g

m6L

C

Ron14≈L

CC

电路中如果选择合适的M13管的宽长比,使V=V,则V=V。由于

GS13GS6GS14GS11 1

g

m11

C ox

W n

L

(VGS11

VTH11

) ,Ron14

= µ W nCox 11

L (VGS14 VTH14)14

W

∴R 1

L 11

on14=g

m11

W

L

14

W 当零点与极点抵消时,有g 1

1

m11

L 11

=g

m6 1+L

CC W L

14

所以可以得到M14管的宽长比

W

上述推导的前提是V, W 6

=2.9GS13=VGS6

L

=L

13

ds6ds13

W13

=2.35µ

取M11,M10两个管的大小与M13管相同,则

W10=W11=

2.35µ

∴W12=4W13=9.4µ

R

=

1

B

=

=12.9K

m13

Cc取为1.5pf)

=29

W14=23µ

CMOS运放的设计和几何规划优化方法研究(12).doc 将本文的Word文档下载到电脑

精彩图片

热门精选

大家正在看

× 游客快捷下载通道(下载后可以自由复制和排版)

限时特价:4.9 元/份 原价:20元

支付方式:

开通VIP包月会员 特价:19元/月

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信:fanwen365 QQ:370150219