实验指导书(08.3)(7)
时间:2025-04-20
时间:2025-04-20
这是VHDL语言实验指导书第一稿,实验平台是杭州康芯公司的GW48。
实验三 MAX+PLUSⅡ的设计处理
一 实验目的
1掌握MAX+PLUSⅡ的基本使用。
2掌握MAX+PLUSⅡ的设计处理过程中的编译和仿真。
3 掌握MAX+PLUSⅡ的设计处理过程中的三种定时分析模式。 二 实验设备与仪器
1 计算机
2 MAX+PLUSⅡ工具软件 三 实验内容
1 设计项目的建立与设计输入。利用实验一编辑的60十进制同步计数器进行设计。 2 设计项目的编译。 3 设计项目的仿真。
4 MAX+PLUSⅡ的定时分析及器件编程-延时矩阵分析模式和建立/保持矩阵分析模式。
四 实验原理
图3-1 MAX+PLUS II集成编译器窗口
MAX+PLUSII为设计提供了一个集成编译器环境,在集成编译器中可进行网络表提取、数据库编码、逻辑综合、分割、适配、定时时间提取、汇编等功能。在MAX+PLUSII管理窗口运行MAX+PLUSII/Compiler菜单命令,则出现集成编译器窗口,如图3-1所示。选择Start按钮即可以开始编译,编译器运行时,每运行到一个功能块,下面的指示线变成红色。MAX+PLUSII编译器将检查设计项目是否有错,并对设计项目进行逻辑综合,然后配置到一个已选择好的Altera器件中,同时将产生报告文件、编程文件和用于时间仿真用的输出文件。
设计输入和编译完成后,并不代表设计就是成功的。编译的成功只能保证为项目创建一个编程文件,保证了设计输入的基本正确性,而不能保证该项目的逻辑关系的正确性,也不能保证时序的正确性。仿真作为项目验证的一种手段,和项目设计、项目验证一样重要。MAX+PLUSII提供的仿真功能带给设计者很多的方便。仿真包括功能仿真和时序(模拟)仿真。功能仿真,又称前仿真,是在不考虑器件延时的理想情况下的一种项目验证方法,通过功能仿真来验证一个项目的逻辑功能是否正确。时序仿真又称模拟仿真或后仿真,是在考虑设计项目具体适配器件的各种延时的情况下的一种项目验证方法。时序仿真不仅测试逻辑功能,还测试目标器件最差情况下的时间关系。因此电路设计经过时序仿真后,基本上能够达到设计要求。
MAX+PLUSⅡ定时分析器提供了三种分析模式,这三种分析模式分别是:
(1)延时矩阵分析模式:分析多个源节点和目标节点之间的传输路径延时时间; (2)分析时序电路的性能,包括性能上有限定值的延时、最小时钟周期和最高工作频
上一篇:文档古典吉他入门知识大全