ARM_Cortex-M3内核结构(18)

发布时间:2021-06-07

表 2.11 SETENA/CLRENA 寄存器族

在 Luminary 系列的单片机中,片上外设中断对应编号如 2.12 表所示:

表 2.12 Luminary 单片机外设中断源

中断使能设置寄存器 0 的位 0 对应外部中断 0 号(GPIOA 中断),位 1 对应外部中断 1 号(GPIOB 中断), 依此类推,如表 3.2 所示。

例如使能外部中断 2 的操作,如程序清单 L2.3 所示。

程序清单 L2.3 使能外部中断

#define HWREG(x) #define NVIC_EN0

(*((volatile unsigned char *)(x))) 0xE000 E100

// IRQ0~IRQ31 中断使能设置寄存器

HWREG(NVIC_EN0)=1<<2; // 使能外部 2 号中断,即 GPIOC 中断

2.中断的挂起与解挂

当中断发生时,正在处理同级或高优先级异常,或者被掩蔽,则中断不能立即得到响应。此时中断

被挂起。中断的挂起状态可以通过“中断设置挂起寄存器(SETPEND)”和“中断解挂寄存器(CLRPEND)” 来读取,还可以写它们来手工挂起中断。 挂起寄存器和解挂寄存器也可以有8对,其用法与前面介绍的

ARM_Cortex-M3内核结构(18).doc 将本文的Word文档下载到电脑

精彩图片

热门精选

大家正在看

× 游客快捷下载通道(下载后可以自由复制和排版)

限时特价:7 元/份 原价:20元

支付方式:

开通VIP包月会员 特价:29元/月

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信:fanwen365 QQ:370150219