集成电路——译码器设计与分析(6)

时间:2025-04-20

对于下一个地址输入,先前的输出必须先解除置位,并且新的译码器输出必须置位。此操作会降低速度。这个问题可以通过使用脉冲译码器来克服,其中输出在最短时间内保持有效,然后关闭。这里所使用的门是常规的,但输入是以短时间脉冲的形式给出的。因此,在任何访问之前,所有字线都将被保证,并且译码器激活其中一条字线。

③译码器的关键路径

决定电路最终速度的逻辑路径称为关键路径。译码器的关键路径是从地址输入到本地字线输出的最长路径。因此确定关键路径非常重要。

2

集成电路——译码器设计与分析(6).doc 将本文的Word文档下载到电脑

精彩图片

热门精选

大家正在看

× 游客快捷下载通道(下载后可以自由复制和排版)

限时特价:7 元/份 原价:20元

支付方式:

开通VIP包月会员 特价:29元/月

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信:fanwen365 QQ:370150219