集成电路——译码器设计与分析(6)
时间:2025-04-20
时间:2025-04-20
对于下一个地址输入,先前的输出必须先解除置位,并且新的译码器输出必须置位。此操作会降低速度。这个问题可以通过使用脉冲译码器来克服,其中输出在最短时间内保持有效,然后关闭。这里所使用的门是常规的,但输入是以短时间脉冲的形式给出的。因此,在任何访问之前,所有字线都将被保证,并且译码器激活其中一条字线。
③译码器的关键路径
决定电路最终速度的逻辑路径称为关键路径。译码器的关键路径是从地址输入到本地字线输出的最长路径。因此确定关键路径非常重要。
2
下一篇:一年级奥数题-生活中的趣味数学