微机综合设计实践报告(6)

时间:2025-07-12

集成了通用8位中央处理器和ISP Flash存储单元,功能强大的微型计算机

的AT89S51可为许多嵌入式控制应用系统提供高性价比的解决方案。

AT89S51具有如下特点:40个引脚,4k Bytes Flash片内程序存储器,128 bytes

的随机存取数据存储器(RAM),32个外部双向输入/输出(I/O)口,5个中断

优先级2层中断嵌套中断,2个16位可编程定时计数器,2个全双工串行通信口,

看门狗(WDT)电路,片内时钟振荡器。 此外,AT89S51设计和配置了振荡频

率可为0Hz并可通过软件设置省电模式。空闲模式下,CPU暂停工作,而RAM

定时计数器,串行口,外中断系统可继续工作,掉电模式冻结振荡器而保存RAM

的数据,停止芯片其它功能直至外中断激

活或硬件复位。同时该芯片还具有PDIP、

TQFP和PLCC等三种封装形式,以适应不

同产品的需求

4.4 引脚简介

VCC:供电电压。

GND:接地。

P0口:P0口为一个8位漏级开路双向

I/O口,每脚可吸收8TTL门电流。当P1口的管脚第一次写1时,被定义为高阻

输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。

在FIASH编程时,P0 口作为原码输入口,当FIASH进行校验时,P0输出原码,

此时P0外部必须被拉高。

P1口:P1口是一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接

收输出4TTL门电流。P1口管脚写入1后,被内部上拉为高,可用作 输入,P1

口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在FLASH

编程和校验时,P1口作为第八位地址接收。

P2口:P2口为一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接收,

输出4个TTL门电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作

为输入。并因此作为输入时,P2口的管脚被外部拉低,将输出电流。这是由于

内部上拉的缘故。P2口当用于外部程序存储器或16位地址外部数据存 储器进

行存取时,P2口输出地址的高八位。在给出地址“1”时,它利用内部上拉优势,

当对外部八位地址数据存储器进行读写时,P2口输出其特殊功能寄存器 的内

容。P2口在FLASH编程和校验时接收高八位地址信号和控制信号。

P3口:P3口管脚是8个带内部上拉电阻的双向I/O口,可接收输出4个TTL

门电流。当P3口写入“1”后,它们被内部上拉为高电平,并用作输入。

作为输入,

微机综合设计实践报告(6).doc 将本文的Word文档下载到电脑

精彩图片

热门精选

大家正在看

× 游客快捷下载通道(下载后可以自由复制和排版)

限时特价:7 元/份 原价:20元

支付方式:

开通VIP包月会员 特价:29元/月

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信:fanwen365 QQ:370150219