FPC按键设计参考图案Design(3)
时间:2025-07-13
时间:2025-07-13
◆FTSFTS芯片列表芯片列表
Product NameFT5201DE1FT5201DE2FT5202DE1FT5202DE2FT5202WH2FT5301FE4
Chip NumberDual(withC8051F921)Dual(with C8051F921)Dual(with C8051F921)
SingleSingleSingle
Dual(with 80C51F921 or
80C51F342)
SingleSingleSingleSingleSingle
Channel
(TX*RX)
Package(mm)
Interface
Panel Program SizeMemory
--
IOVCC----√-
Voltage(V)(mm)28-332.8-3.32.8-3.32.8-3.32.8-3.32.8-3.32.8-3.3
20*11201120*1113*913*912*8.524*13(with 24*13(ih
80C51F921)13*1413*1411.5*8.511.5*10.515*13.5
15*10151016*915*1016*916*920*12
6*666 QFN48QFN48IIC/SPI<3.5<35"6*6 QFN48IIC/SPI<3.5"6*6 QFN486*6 QFN485*5 BGA497*7 QFN56
IICIICIICIIC/SPI
/USBIIC
<3.5"OTP(20K)<3.5"OTP(20K)<4.3"OTP(20K)<5"
-
FT5302FE4FT5302FE6FT5206GE1FT5306DE4FT5406EE8
20*1218*1115*1020*1228*16
7*7 QFN56<5"<5"
OTP(20K)OTP(20K)
-2.8-3.32.8-3.32.8-3.32.8-3.32.8-3.3
7*7 QFN56IIC/SPI
√VDD
5*5 QFN40IIC/SPI<3.5"Flash(28K)/1.8V
VDD
6*6 QFN48IIC/SPI<5"Flash(28K)/1.8V
VDD/1.8
8*8 QFN68IIC/SPI<8"Flash(28K)V
Table1: ICTable 1: ICTable 1:IC列表
注:黄色字体为常用IC;
◆
IO电压匹配电路设计
●ResetRt●Wakeae●INT●SCL●SDA
●
IO电压匹配总结压配结
●
IO电压匹配电路设计IO电压匹配电路设计--Reset
U1
G
U2
D
S
Reset
U2
要求:U1-U2 ≤0.4V,即IC供电电压与IO压差在0.4v范围内;
注:MOS管开启电压为0.6V ,保证栅极与源极小于0.6v,即不会有漏电风险,为保证可靠性将该压差要求为0.4v;
●
IO电压匹配电路设计IO电压匹配电路设计--Wake
G
U1
D
U2S
Wake
U2
要求:U1-U2 ≤0.4V,即IC供电电压与IO压差在0.4v范围内;
注:MOS管开启电压为0.6V ,保证栅极与源极小于0.6v,即不会有漏电风险,为保证可靠性将该压差要求为0.4v;
●
IO电压匹配电路设计IO电压匹配电路设计--INT
U1U2
INT
要求:U1 =U2,即存在压差,便会存在漏电风险;
注:IC不工作时,INT一直保持强上拉,因为MOS管一直处于导通状态,只要U2低于U1便会有漏电风险,所以该管的使用需要特别注意;
●
IO电压匹配电路设计IO电压匹配电路设计--SCL/SDA
DG
S
SCL/SAD采用了标准的IIC接口,内部接口使用了push-pull的输入方式和open drain的输出方式。高电平由主机端的上拉电阻提供,不存在漏电风险;
●
IO电压匹配总结IO电压匹配总结
分析可知,我司IC的IO接口当出现压差问题时,SDA、SCL、WAKE、RESET上面的压差只要保证在0.4V以内时,均可正常使用,也不会有漏电风险。而INT上只要出现压差,便会有漏电风险,解决方法如下:方法1:INT的主机端尽量不要有上拉电阻;
方法2:在INT上串接两个首尾相连的二极管,如下图:
D1
D2
通过二极管的压降来解决压差的问题消除漏电风险但需要增加成通过二极管的压降来解决压差的问题,消除漏电风险,但需要增加成本,需要较大的FPC面积;
◆
TOUCH KEY 三种设计方式
1.22.3.
分区分区设计设计独立设计设计
FPC上的按键设计
sensor按键按键独立