数字电路系统设计自动化-实验讲义(8)

时间:2025-04-20

数字电路系统设计自动化-实验讲义

OK键即可将测试节点信号CLK(I)和QOUT(O)输入仿真波形编辑窗。 3、设置波形参量。图1-11所示的波形编辑窗中已经调入了分频器的所有节点信号,在为编辑窗口的CLK输入信号设定必要的测试电平之前,首先设定相关的仿真参数,如图1-11所示,在Options选项中消去网格对齐Snap to Grid的选择(消去勾),以便能够任意设置输入电平位置,或设置输

入时钟信号的周期。 4、设定仿真时间宽度如图1-12,1-13所示。选择File项及其End time选项,在End time选择窗中选择适当的仿真时间域,如可选80us(80微秒),以便有足够长的观察时间。

数字电路系统设计自动化-实验讲义

5、加上输入信号。图1-14显示了波形编辑窗口各按钮的功能。

在图1-15仿真波形中,分频器输入时钟周期为10us时变信号。由图可见QOUT与CLK是2分频关系。

注意,仿真波形文件的建立,一定要十分注意仿真时间区域的设定,以及时钟信号的

周期设置,否则即使设计正确也无法获得正确的仿真结果。如图1-15所示,设定了比较合理的仿真时间区域和信号频率。

6、波形文件存盘。选择File项及其Save as选项,按OK键即可。存盘窗

(图

数字电路系统设计自动化-实验讲义(8).doc 将本文的Word文档下载到电脑

精彩图片

热门精选

大家正在看

× 游客快捷下载通道(下载后可以自由复制和排版)

限时特价:7 元/份 原价:20元

支付方式:

开通VIP包月会员 特价:29元/月

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信:fanwen365 QQ:370150219