数字时钟课程设计报告(9)
时间:2025-04-29
时间:2025-04-29
基于miltisim设计的数字时钟课程设计报告
第4章 设计过程 4.1 程序分部解析
4.1.1 分、秒程序解析(六十进制)
秒计数器和分计数器各由一个十进制计数器(个位)和一个六进制计数器(十位)串接组成,形成两个六十进制计数器,其中个位计数器接成十进制形式。十位计数器选择QB与QC端做反馈端,经与非门输出至控制清零端CLR,接成六进制计数形式(计数至0110时清零)。个位与十位计数器之间采用同步级联复位方式,将个位计数器的进位输出端RCO接至十位计数器的时钟信号输入端CLK,完成个位对十位计数器的进位控制。将十位计数器的反馈清零信号经非门输出,作为六十进制的进位输出脉冲信号,即当计数器计数至60时,反馈清零的低电平信号输入CLR端,同时经非门变为高电平,在同步级联方式下,控制高位计数器的计数。
上一篇:车间5S目视化执行标准(划线)
下一篇:专利审查指南-专利分类