数字时钟课程设计报告(12)
时间:2025-04-29
时间:2025-04-29
基于miltisim设计的数字时钟课程设计报告
4.1.4 报时电路
基于miltisim设计的数字时钟课程设计报告
报时电路由报时计数电路、停止报时控制电路和蜂鸣器三部分电路组成。其中,报时计数电路由两个可逆十进制计数器74192组成(功能见表),在分进位信号触发下,从计时电路保持当前小时数,并开始递减计数,一直减到0为止,停止计数控制电路经过逻辑电路判断给出低电平,封锁与门,阻止蜂鸣器工作,停止报时。
创建如上图所示电路,两个计数器采用同步级联方式连接,即将个位报时计数器的借位端BO接至十位报时计数器的减计数控制端DOWN。Io1~Io4将时计数器的个位输出引进作为报时计数器个位的预置数,Io5~Io8将时计数器的十位输出引入作为报时计数器十位的预置数。同时根据74192的功能表,Io9接电源,给两个芯片的加计数控制端提供高电平。Io10接地,给两个芯片的清零控制端提供低电平。Io11连接分计数器的分进位信号输出端。两片报时计数器的输出通过两个4输入的或非门输出一个信号给输出端口Io12,当两个计数器都减为0时,可以向外输出低电平以关闭使蜂鸣器工作的与门。与门的输出反馈给端口Io13,给报时计数电路提供计数脉冲,从而实现蜂鸣器每响一次报时计数器正好减1,完成整点点数的报时。
4.1.5 秒脉冲产生电路
秒脉冲产生电路在此例中的主要功能有两个:一是产生标准脉冲信号,二是可供整点报时所需要的频率信号。这里为了简化电路,脉冲产生电路用1HZ的秒脉冲时钟信号源。
上一篇:车间5S目视化执行标准(划线)
下一篇:专利审查指南-专利分类