数字时钟课程设计报告(3)
时间:2025-04-29
时间:2025-04-29
基于miltisim设计的数字时钟课程设计报告
第2章 设计原理及框图 2.1设计原理
数字时钟由振荡器、分频器、计数器、译码显示、报时等电路组成。其中,振荡器和分频器组成标准秒信号发生器,直接决定计时系统的精度。由不同进制的计数器、译码器和显示器组成计时系统。将标准秒信号送入采用六十进制的“秒计数器”,每累计六十秒就发生一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用六十进制计数器,每累计六十分,发生一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用二十四进制,可实现对一天二十四小时的累计。译码显示电路将“时”、“分”、“秒”计数器的输出状态通过六位七段译码显示器显示出来,可进行整点报时,计时出现误差时,可以用校时电路校时、校分。 2.2设计原理框图
第3章 器件说明 3.1器件名称
3.1.1 74160N 数量:六个
ABCDENPENTU1
QAQBQCQDRCO
上一篇:车间5S目视化执行标准(划线)
下一篇:专利审查指南-专利分类