数字电子钟课设(5)
发布时间:2021-06-05
发布时间:2021-06-05
采用共阴极八段数码显示器作为时间的显示。
1.4.5 较时电路的设计
当数字钟接通电源或者计时出现误差时,需要校正时间。对校时电路的要求是,在小时校正时不影响分和秒的正常计数;在分校正时不影响秒和小时的正常计数。通过开关控制,使计数器对1HZ的校时脉冲计数。如图1.4所示为校“时”、校“分”电路。其中S1为校“分”用的控制开关,S2为校“时”用的控制开关,它们的控制功能如表1.1所示。校时脉冲采用分频器输出的1HZ脉冲。
同时为了缓解开关S1或 S2为“0”或“1”时产生的抖动,需在开关处各并接一电容。当数字钟接通电源或者计时出现误差时,需要校正时间。对校时电路的要求是,在小时校正时不影响分和秒的正常计数;在分校正时不影响秒和小时的正常计数。通过开关控制,使计数器对1HZ的校时脉冲计数。
1.4.6 报时电路的设计
每当数字钟计时快要到正点时发出声响,按照4低音1高音的频率发出间断声响,前4低音声响频率为500HZ,后1高音声响频率为1000HZ。并以最后一
声高音结束的时刻为正点时刻。本设计中,报时电路采用TTL与非门。报时电路如图1.5所示。4声低音分别发生在59分51秒、53秒、55秒及57秒,最后一声高音发生在59分59秒,声响均持续1秒。如表1.2所示。由表可得式1.1。只有当分十位的Q2M2Q0M2=11,分个位的Q3M1Q0M1=11,秒个位的Q2S2Q0S=11及秒个位的Q0S1=1时,音响电路才能工作。
第2章 电路板的制作及电路焊接与调试
2.1 电路板的制作
利用protel软件将已仿真成功后的数字钟逻辑框图绘制成原理图和PCB图。制作过程如下。
1、原理图的绘制→2、ERC检查→3、生成网络表→4、导入PCB→5、转印PCB图→6、腐蚀铜板→7、钻孔。
上一篇:大学物理下学期复习提纲
下一篇:华为员工培训需求分析