数字电子钟课设(4)
发布时间:2021-06-05
发布时间:2021-06-05
图1.2 数字钟逻辑框图
1.4单元模块的设计
主体电路由功能部件或单元电路组成,设计中采用了模块化的思想,使整个课题的设计在具体的设计过程当中任务明确,思路清晰。具体的模块设计如下。
1.4.1振荡器的设计
振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,通常选用石英晶体构成振荡器电路。一般来说,振荡器的频率越高,计时精度越高。考虑到设计成本,在满足设计要求的前提下,本设计采用了集成定时器555与R、C组成多谐振荡器。改变电容C2可获得超长时间
的低频脉冲,调节电位器RV1可得到任意频率的脉冲(主要用于调试阶段)。振荡频率f0=1KHz,电路参数如图1.3所示。
图1.3 555振荡器电路
1.4.2 分频器的设计
分频器的功能主要有两个:一是产生标准秒脉冲信号;二是提供功能扩展电路所需要的信号,正点报时用的是1KHZ的高音频信号和500HZ的低音频信号。选用3片中规模集成电路计数器74LS90来完成上述功能。每片为1/10分频,3片级联则可以获得所需要的频率信号,即第一片的Q0端输出频率为100HZ,第二片的Q3端输出10HZ,第三片的Q3端输出为1HZ。
1.4.3 时分秒计数器的设计
分和秒计数器都是模数M=60的计数器,其计数规律为00---01--- 58---59---00 选74LS92作十位计数器,74LS90作个位计数器,再将它们级联组成模数M=60的计数器.时计数器是一个“24翻1”的特殊进制计数器,即当数字钟运行到24时59分59秒,秒的个位计数器再输入一个秒脉冲时,数字钟应自动显示为01时00分00秒,实现日常生活中的计时规律。
1.4.4 译码电路的设计译码电路由74LS48和八段数码显示器组。74LS90产生的时间脉冲信号经由74LS48译码后翻译二进制代码,输入给八段数码显示器显示相应的时间,本系统中
上一篇:大学物理下学期复习提纲
下一篇:华为员工培训需求分析