实验5触发器与时序逻辑电路的研究

时间:2025-04-23

实验5

触发器与时序逻辑电路的研究

—、实验目的

1. 利用JK触发器构成4位异步二进制加法计数电路,熟悉和掌握JK触发器的功能,了解构成计数器的方法。

2. 利用集成计数器芯片161组成二进制加法计数电路,掌握集成计数器的使用方法。

3. 将上述计数电路与数码显示电路连接,构成计数显示系统,熟悉和掌握数字电路系统连接的方法。

二、 实验内容与要求

1. 用双JK触发器芯片74LS73(1片)和74LS112(1片),共同构成异步二进制加法计数电路,并将输出端接数码管显示电路,观察计数结果。

2. 用集成技术器芯片161构成二进制计数电路,并将输出端接数码管显示电路,观察计数结果。

三、实验电路和设备

1. 实验电路

(1)JK触发器组成的4位异步二进制加法计数器电路,如图5-1所示。

图5-1 4位异步二进制加法计数电路

(2)集成计数器芯片161构成4位同步二进制加法计数电路,见图5-2。

图5-2 161构成4位同步二进制加法计数电路

2.实验设备

(1)控制信号CP、5V电压源和数码显示电路,均取自实验箱。

(2)实验用到数字电路实验模块。实验模块上有双JK触发器集成芯片74LS73(14管脚)和74LS112(16管脚)。管脚功能分别见图5-3和图5-4。

图5-3集成芯片74LS73管脚图 图5-4集成芯片74LS112管脚图

实验模块上还有集成计数器芯片74LS161(16管脚),管脚功能见图5-5。

图5-5集成芯片74LS161管脚图

四、思考题

1. 异步计数器和同步计数器的区别是什么?

2.已知控制信号CP的波形是时钟脉冲,试画出图5-1、5-2电路的输出Q端波形。

五、实验验收

实验成功后,指导教师现场检查并给出成绩。

实验5触发器与时序逻辑电路的研究.doc 将本文的Word文档下载到电脑

    精彩图片

    热门精选

    大家正在看

    × 游客快捷下载通道(下载后可以自由复制和排版)

    限时特价:7 元/份 原价:20元

    支付方式:

    开通VIP包月会员 特价:29元/月

    注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
    微信:fanwen365 QQ:370150219