关于统设计师考试笔记之电子电路设计基础练习(6)

发布时间:2021-06-08

在嵌入式系统的硬件设计中,嵌入式微处理器和外围设备接口技术是两个最为核心的部分,然而支撑这个两个部分的基础确实电子电路的基本技术。任何一个嵌入式系统的设计都离不开电子电路的设计。作为嵌入式系统设计师的考试,对这方面的考查或多或少有几题,但在整个考试题目中所占的比例不多。

3、2006年40题

多层印制电路板(4层或者4层以上)比双面板更适合于高速PCB布线,最主要的原因是(40)

(40) A. 通过电源平面供电,电压更稳定。

B. 可以大大减小电路中信号回路的面积。

C、多层印制电路板工艺简单。

D、自动布线更容易。

<答案>:B

可以用排除法,根据常识首先可以排除C和D。

见复习笔记7,布线时尽量减少回路环的面积,以降低感应噪声。因此,相比之下,B选型是最主要原因。

4、2006年41题

下面不符合数字电路(或者集成电路)的电磁兼容性设计方法的是(41)

(41) A. IC的电源及地的引脚较近,有多个电源和地。

B. 使用贴片元件,不是用插座。

C. IC的输出级驱动能力应超过实际应用的要求。

D. 对输入和按键采用电平检测(而非边沿检测)

<答案>:C(参考郭春柱著的《嵌入式系统设计师案例导学》)

数字电路(或集成电路)的电磁兼容性(EMI)设计在进行器件选型时,通常遵循一下原则:

(1) 在满足技术指标前提下,尽量选用低速时钟的IC。

(2) 所选IC的电源及地引脚较近。

(3) 所选IC有多个电源及地线引脚。

(4) 所选IC的输出电压波动性小,输出级能力不超过实际应用要求。

(5) 所选IC的电源瞬态电流(穿透电流)低。

(6) 所选IC的输入电容尽量小。

(7) 所选IC具有可控开关速率。

(8) 所选IC地线反射较低。

(9) 建议在PCB上焊接表贴芯片。

在EMC电路技术方面,通常遵循以下原则:

(1) 对输入和按键采用电平检测(而非边沿检测)。

(2) 降低负载电容,以使靠近输出端的集电极开路驱动器便于上拉,电

阻值尽量大。

(3) 使用前沿速率尽可能慢而且平滑的数字信号(不超过失真极限)。

(4) 在PCB样板上,允许对信号边沿速度或带宽进行控制。

关于统设计师考试笔记之电子电路设计基础练习(6).doc 将本文的Word文档下载到电脑

精彩图片

热门精选

大家正在看

× 游客快捷下载通道(下载后可以自由复制和排版)

限时特价:7 元/份 原价:20元

支付方式:

开通VIP包月会员 特价:29元/月

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信:fanwen365 QQ:370150219