EP1C6F144I6ES中文资料(Altera)中文数据手册「EasyDatasheet - 矽搜」
发布时间:2024-11-28
发布时间:2024-11-28
第一节气旋FPGA
系列数据表
修订记录
本节为设计师提供数据表规格
龙卷风®设备.该章节包含内部功能定义架构,配置和JTAG边界扫描测试信息,
DC操作条件下,AC时序参数,一提到功耗和订购信息Cyclone器件.
本节包含以下章节:
■简介■旋风架构■配置与测试直流和开关特性
■■
第一节-1
修订记录
第一节-2
1.简介
简介
®现场可编程门阵列系列基于一个1.5-V旋风
0.13微米,全铜SRAM工艺,密度高达20060逻辑单元(LE)和高达288千位RAM.有这样相位特性
锁相环(PLL)用于计时和一个专用双倍数据速率(DDR)界面以满足DDR SDRAM和快速周期RAM(FCRAM)内存要求,Cyclone器件是用于数据路径具有成本效益解决方案应用程序. Cyclone器件支持多种I / O标准,包括
LVDS数据速率高达每秒640兆位(Mbps),和66-和33-MHz64位和32位外设组件互连(PCI),用于接口和支持ASSP和ASIC器件. Altera还提供新低成本串行配置设备配置Cyclone器件.
下图显示气旋FPGA系列数据主要部分表:
部分
特征 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-2功能描述. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-1
逻辑阵列模块. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-3逻辑元件. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-5MultiTrack互联. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-12嵌入式存储器. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-18全局时钟网络和锁相环. . . . . . . . . . . 2-29
I / O结构. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-39电源排序和热插拔. . . . . . . . . . . . . . . . . . . . 2-55
Page
IEEE标准. 1149.1(JTAG)边界扫描支持. . . . . . . . . . 3-1SignalTap II嵌入式逻辑分析仪. . . . . . . . . . . . . . . . . 3-5配置. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-5
运行条件 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-1能量消耗 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-8
时序模型. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-9软件. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-1器件引脚输出. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-1订购信息 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-1
1–1
Cyclone器件手册,第1卷
Cyclone器件系列具有以下特性:■■■■■■■■■■■■
2,910 20060个LE,见表1-1高达294,912 RAM位(36,864字节)
通过低成本串行配置设备支持配置
支持LVTTL,LVCMOS,SSTL-2和SSTL-3 I / O标准支持66-和33-MHz64位和32位PCI标准高速(640 Mbps)LVDS I / O支持低速(311 Mbps)LVDS I / O支持311-MbpsRSDS I / O支持
每台设备最多两个PLL提供时钟倍频和相移
最多八个全局时钟线,6个时钟资源可用每逻辑阵列模块(LAB)行
支持外部存储器,包括DDR SDRAM(133 MHz),FCRAM,并且单数据速率(SDR)SDRAM支持多种知识产权(IP)内核,包括Altera公司MegaCore功能和Altera宏功能合作伙伴计划(AMPP)宏功能.
特征
表1-1. Cyclone器件特性
特点
EP1C3
2,910
×36位)
1359,9041
(1)
104
EP1C4
4,0001778,3362301
EP1C6
5,9802092,1602185
EP1C12
12,06052239,6162249
EP1C20
20,06064294,9122301
LEs
M4K RAM块(128
总RAM位数
PLLs
最大用户I / O引脚
注意
(1)该参数包括全局时钟引脚.
表1-1:
1–2
特征
Cyclone器件在四方扁平封装(QFP),并提供节省空间FineLine®BGA封装(见表1-2通过
表1-2.旋风封装选项和I / O引脚数
器
1–3).
100引脚TQFP 144引脚TQFP 240引脚PQFP
(1)(1), (2)(1)
65
104
256-Pin324-Pin400-Pin
FineLine BGA FineLine BGA FineLine BGA
249
301
EP1C3EP1C4EP1C6EP1C12EP1C20
须知
表1-2:
98185173
185185
249233
301
(1)(2)
TQFP:薄型四方扁平封装.PQFP:塑料四方扁平封装.
Cyclone器件支持在同一封装内垂直迁移(即,设计人员可以之间迁移在144引脚TQFP封装EP1C3设备,并在同一封装EP1C6器件)
垂直迁移意味着可以设计从一个设备转移到另一个具有相同专用引脚,JTAG管脚和电源管脚,并且子集或超集跨器件密度给定包.在任何包中最大密度具有最高数量电源引脚;必须使用最大计划密度布局在一包,以提供必要电源引脚进行迁移.
对于横跨密度I / O引脚迁移,交叉引用可用I / O
使用该设备插脚引线对于一个给定包所有计划中密度引脚输入识别哪些I / O引脚可以迁移.在Quartus软件可以自动交叉引用和地点所有引脚你
当给定一个设备迁移列表.如果一个设备有电源或地销,但这些相同引脚是不同装置,其在对用户I / O迁移路径,Quartus II软件防护证销不作为
用户I / O在Quartus II软件.确防护这些引脚连接到电路板上相应平面. Quartus II软件储备
I / O引脚所必需与在同一个包有多个电源引脚较大密度布局电源引脚.
®
II
1–3
上一篇:轴用斯特封y型密封圈规格型号表
下一篇:第八讲 村镇居住区规划