数电复习题库答案(5)
时间:2025-04-30
时间:2025-04-30
f
tpH
11.43
5分
tpLR1 2RDSC
2.解:设N1为第一次积分时计数器的计数值。 (1) T1 N1 TCP
N13000
s 100ms 3分 fCP30 103
(2) Vomax
VimaxT1 1T15 0.1
Vdt V 2.5V 5分 imax3 6 0RCRC 100 10 2 10
2n
(3) 因为 VI,所以有
VREF
VI
2100 V 10V 7V 7分 REF 30002n
五、电路设计题(15分)
1. 解:因为M=24,有16<M<256,所以要用二片74HCT161。将两芯片的CP端直接与计数脉冲相
连,构成同步电路,并将低位芯片的进位信号连到高位芯片的计数使能端。用“反馈清零法”,由于第二片计数为1,所以将其输出状态设置为0001,第一片计数为8,所以将其输出状态设置为1000。
7分
利用74HCT161的“异步清零”功能,在第24个计数脉冲作用后,电路的输出状态为00011000时,将低位芯片的Q3及高位芯片的Q0信号经与非门产生清零信号,输出到三芯片的异步清零端,使计数器从00000000状态开始重新计数。其电路如图题解5.1所示。
8分
图题解5.1
数字电子技术试题三参考答案
一、填空题(每空1分,共20分)
1. 101001 B ;(3.68)H; 2.移位; 置数 3.C
4.AB ; 1 5. 1;反馈清零;反馈置数 6.数据分配;使能输入(或使能) 7.3 8.施密特触发器;单稳态触发器;多谐振荡器 9.高(快),低(慢) 10.两;滞回特性
二、电路功能分析及简单设计题(每题10分,共20分)
1. 解:图中所示电路是由74HCT161用“反馈置数法”构成的计数器。设电路的
初态为并行置入的数据D3 D2 D1 D0=1100,在第4个计数脉冲作用后,Q3Q2Q1Q0 变成1111,使进位信号TC=1,并行置数使能端由1变成0,因此在第4个计数脉 冲作用后,数据输入端D3 D2 D1 D0=1100的状态被置入计数器,使Q3Q2Q1Q0=1100 ,为新的计数周期作好准备。 5分
电路的转态图如图解3.2所示,它有4个状态,是一个四进制计数器。
2. 解:根据C、B、A的值确定Di中的哪个数据被送到输出端。
由逻辑电路图可知其数据输入端的状态为
D0 A0 D1 D7 1 D2 A2 D3 D5 0 D4 A0 D6 A2
由此可写出此时74HC151的功能表,如表2.2所示。
表2.2
5分
由功能表的输出状态和图题解2.1中给出的E、A、B、C、A0、A2波形,可以画出输出端Y的波形,如图题解2.1所示。
5分
图题解2.1
三、实现逻辑函数 (每小题10分,共20分)
1.L AB AC AB AC A B A C
2.解: 首先将函数式变换为最小项之和B L A
的形式: A 3分
将输入变量C、B、A分别接入A2、A1和A0端,由于74HC138是低电平有效输出,所以将最C
小项变为反函数的形式:
m0 m m L 32分 6 m7 Y0 Y2 Y6
在译码器的输出端加一个与非门,即可实现给定的组合逻辑函数.
上一篇:理财规划师-基础知识5
下一篇:无创正压通气的护理要点