数电复习题库答案(11)
时间:2025-04-30
时间:2025-04-30
2. 解:因为=24,有16<M<256,所以要用两片74HCT161。将两芯片的CP端直接与计数脉冲相连,构成同步电路,并将低位芯片的进位信号连到高位芯片的计数使能端。用“反馈清零法”跳过256-24=232个多余状态。 8分
利用74HCT161的“异步清零”功能,在第24个计数脉冲作用后,电路的输出状态为00011000时,将低位芯片的Q3及高位芯片的Q0信号经与非门产生清零信号,输出到两芯片的异步清零端,使计数器从00000000状态开始重新计数。其电路如图题解5.2所示。
图题解5.2
7分
数字电子技术试题五参考答案
一、单项选择题(每题2分,共10分)
1.B 2.C 3.A 4.C 5.B
二、填空题(每空1分,共10分)
1.A C C D ;AC CD 2.10.10110111;101001
3.单稳态电路;施密特触发器;多谐振荡器 4.双积分;并联比较 5.2
三、化简题(每题5分,共10分)
1. L B ABC AC AB
B AC A C A B 1 5分。 2.L ABCD ABCD AB ABC
ABCD ABCD ABCD ABCD ABCD
卡诺图如右图所示 3分
根据卡诺图化简结果为 L AB ACD 2分
四、电路分析题(共30分)
1.真值表如右表 6分
逻辑功能为
L A B 4分
2.当LE 0时,图2.1(a)所示译码器能正常工作。所显示的字符即为A3A2A1A0所表示的十进制数,显示的字符序列为0、1、6、9、4。当LE由0跳变为1时,数字4被锁存,持续显示4。 5个字符各2分 3.本题电路是由74HCT161用“反馈置数法”构成的计数器。设电路的初态为并行置入的数据D3 D2 D1
D0=0101,在第10个计数脉冲作用后,Q3Q2Q1Q0变成1111,使进位信号TC=1,并行置数使能端由1变成0,因此在第11个计数脉冲作用后,数据输入端D3 D2 D1 D0=0101的状态被置入计数器,使Q3Q2Q1Q0=0101,为新的计数周期作好准备。 5分
电路的转态图如下图所示,它有11个状态,是一个十一进制计数器。 5分
五、电路设计题(每题10分,共20分)
1.8位相同数值比较要求对应的2个数相等。首先设计两个1位二进制数相等的比较器,设两个1位二进制数为Ai、Bi,输出为Li,则列出1位二进制数相等时的真值表,如表所示。
5分
由真值表写出逻辑表达式
Li AiBi AiBi Ai Bi (i=0~7)
如果两个8位二进制数相等,则它们对应的每1位应相等。设8位比较器的输出为L,则
L L0·L1·L2·L3·L4·L5·L6·L7
A0 B0·A1 B1·A2 B2·A3 B3·A4 B4·A5 B5·A6 B6·A7 B7
= A0 B0 A1 B1 A2 B2 A3 B3 A4 B4 A5 B5 A6 B6 A7 B7 5分
2.3位二进制计数器需要用3个触发器。因为是同步计数器,故各触发器的CP端接同一时钟脉冲源。 (1)列出该计数器的状态表和激励表,如下表所示 3分
(2)用卡诺图化简,如图题解3.2(a)所示,求激励方程组。 3分
D2 Q2Q1 Q2Q0 Q2Q1Q0 Q2 Q1Q0 D1 Q1Q0 Q1Q0 Q1 Q0 D0 Q0
(3)画出该计数器的逻辑电路图,如下图 4分
六、计算题(每题10分,共20分)
1.本电路是由555定时器构成的多谐振荡器。 2分
波形如下图所示,其中两个幅值分别是
2VCC
和VCC 4分
33
根据555定时器组成多谐振荡器的工作原理可得:
tpH 0.7 R1 R2 C tpL 0.7R2C
T tpH tpL 0.7 R1 2R2 C 4分
2.设N1为第一次积分时计数器的计数值。 (1) T1 N1 TCP
N13000
s 100ms 3分 fCP30 103
(2) Vomax
VimaxT1 1T15 0.1
Vdt V 5V 3分 imax3 6 0RCRC 100 10 10
2n
(3) 因为 VI,所以有
VREF
VI
2500 V 10V 8.3V 4分 REFn 2 3000
数字电子技术试题六参考答案
一、填空题(每空1分,共20分)
1.A B B D ;AB BD 2.AB ; BC 3.(11111110.01)B ;(376.2)O 4. 101001 B ;(3.68)H 5.写逻辑表达式;化简和变换;列真值表;总结功能 6.逻辑方程组;状态表;状态图;时序图 7.双积分;并联比较 8.两;滞回特性
二、化简及电路功能分析题(第1、2各5分,第3题10分,共20分) 1.分别填写卡诺图,再进行化简
1 1
1 1 1 1 1 1 1 1 1
1 11 =
111
1 1 1 1
B A
1
11
F ABCD ABC BCD ACD
2.L AB AC AB AC A B A C 3. 解:图2.2所示电路是由74HCT161用“反馈置数法”构成的计数器。设电路的初态为并行置入的数据D3 D2 D1 D0=0110,在第9个计数脉冲作用后,Q3Q2Q1Q0变成1111,使进位信号TC=1,并行置数使能端由1变成0,因此在第10个计数脉冲作用后,数据输入端D3 D2 D1 D0=0110的状态被置入计数器,使Q3Q2Q1Q0=0110,为新的计数周期作好准备。 5分 电路的转态图如图解2.2所示,它有10个状态,是一个十一进制计数器。 5分
C
三、PLD应用题(共10分)
解法一:首先将逻辑函数化为最简与或式,画出逻辑函数的卡诺图,如图题解3.1(a)所示。为减少乘积项数目,应使L0和L1有尽可能多的公共包围圈,L1采用包围0的方法进行化简得
L0 AB AC BC
L1 AB AC ABC …… 此处隐藏:470字,全部文档内容请下载后查看。喜欢就下载吧 ……
上一篇:理财规划师-基础知识5
下一篇:无创正压通气的护理要点