《数字电路》总复习题
时间:2025-07-08
时间:2025-07-08
09级4班《数字电路》总复习题(没有DAC、ADC部分!!)
一、填空题
1.在逻辑电路中,任意时刻的输出状态仅取决于该时刻输入信号的状态,而与信号作用前电路的状态
无关,这种电路称为 。因此在电路结构上,一般由 组合而成。
2.(35)10=( )2, (10101)2=( )10
3.电路能产生周期的脉冲波形;电路可将正弦波变成矩形波。
4.三态门具有三种状态,因此常用于结构中。
5.右图所示的波形是一个 进制 计数器,触发器的个数应为 ,它有 个无效状态,分别为 和 。 CP
6.组合逻辑电路的设计步骤为: Q0① ; Q1② ; Q2③简化和变换逻辑表达式,从而画出逻辑图。
7.欲将一个频率为10kHZ的矩形波变换成频率为1kHZ的矩形波,应选用 电路。
8.逻辑表达式Y ABC+ACD+ABD的最小项之和的形式是:
。
9.分析组合逻辑电路的步骤为:
① ;
② ;
③ ;
④ 根据真值表和逻辑表达对逻辑电路进行分析,最后确定其功能。
10.为实现图逻辑表达式的功能,请将多余输入端C进行处理(只需一种处理方法)
其中图Y1、Y2为TTL 电路,图Y3、Y4为CMOS电路。
Y1的C端应 ,
Y2的C端应 ,
Y3的C端应 ,
Y4的C端应 。
11.在任何时刻,输出状态只决定于同一时刻各输入状态的组合,而与先前状态无关的逻 辑电路称为 ,而若逻辑电路的输出状态不仅与输出变量的状态有关,而且还与系统原
先的状态有关,则称其为 。
12.双极性三极管饱和工作状态的条件是。
13.正与门与
14.“逻辑相邻”是指两个最小项________因子不同,而其余因子________。
15.数字比较器是用于对两数 ,以判断其
16.数(11011011)2转化为八进制数是 ,十六进制数是 。
17.在同步计数器中,各触发器的CP输入端应接 时钟脉冲。
18.有一两端输入的TTL与非门带同类负载门的个数为N,已知门电路的
|IIS|=1.5mA,|IIH|=10μA,|IOL|=15mA |IOH|=400μA 试问电路带负载门个
数N= 。
19.四位双向移位寄存器T4194的功能表如表所示。由功能表可知,要实现
保持功能,应使 ,当RD 1,S1=1,S0=0
时,电路实现 功能。
20.图中所示电路中,当电路其他参数不变:仅Rb减小时,三极管的饱和程度 ;仅RC减小时,三极管的饱和程度 ,它的饱和压降UCES。
21.TTL反相器电气特性如图所示,该门电路输入短路电流IIS=( ),高电平输入
电流IIH=( )若带同类门,其带负载能力N≤( )。
22.由555定时器构成的施密特触发器,已知电源电压UCC=9V其正向阈值电压电压U-= ,回差电压△UT= 。
23.某计数器的状态转换图如图所示,试问该计数器是一个
法计数器,它有 个有效状态, 个无效状态,该电路 自启动。
若用JK触发器组成,至少要 个。
24.单稳态触发器的特点是电路有一个 和一个
25.TTL或非门多余输入端的处理是
7.电路中的二极管均为理想二极管,判断各二极管的状态和输出电压Vo
的大小。
D1; D2;D3; VO
26.555定时器构成的单稳态触发器,该电路是触发脉冲的 和 ;电路要求输入信号负脉冲的宽度必须 输出脉冲宽度。
27.三个JK触发器组成的计数器,最多有效状态是进制计数器;若要构成五进制计数器,最少需 个触发器,它的无效状态有 个。
28.在下图所示的组合电路框图中 ,若A1 , A2 A m 为输入逻辑变量 ,Y1 ,Y2 Yn为输出逻辑函数,其输入和输出间的函数关系可表示为Y1 = f1
由此可见,组合电路的输出
只决定于 而与 无关。
29.十六进制数(64)H转换为十进制数则为 。
30.将二进制数(1101010)2转换成十进制数是 ,八进制数是 ,十六进制数是 。
31.右图为555定时器构成的输入与输出的波形,该电路tw≈ 电路正常工作时,要求TW tw。
32.已知如图(a)所示各电路输出电压波形如图(b)所示,填写电路名
称。电路1为 ,电路 2为 ,电路 3 。
33.施密特触发器和单稳态触发器是一种脉冲电路,多谐振荡器是一种脉冲路。
34.若在时钟脉冲高电平期间RS端信号不发生变化,则同步RS触发器的状态变化是在时钟脉冲 发生的,主从RS触发器的状态转变是在时钟脉冲 发生的 。
35.TTL与非门电路中,为了提高工作速度采到了以下措施:
(1) ,(2) ,(3) 。