EDA期末考试试题(2)

时间:2025-06-09

19、Verilog-HDL模块的I/O端口声明用来声明模块端口定义中各端口数据流动方向,包括

20、Verilog-HDL语言的三种常用的模型描述方法为、和。

21.Verilog-HDL的数值集合由哪四种基本的值组成(1)(2)3)4)。

22、10’hxf=10’hzf=23、标识符count、Count、COUNT是代表同一标识符吗?

24、wor和trior连线类型,在多重驱动时 ,具有特性的连线;wand和triand

连线类型,在多重驱动时,具有 线与 特性的连线。

25、Wire[15:0] wire-b表示连线宽度为。

26、tri[7:0]bus表示。

27、常用的register 型变量主要为、和四种。

28、若a=5’b10x01,b=5’b10x01,则

a= =b的结果为a= = =b的结果为29、若A=5’b11011,B=5’b10101,则有

&A= |B= ~A= A&B=30、若A=8’b1000_0100

则A<<3的结果为 A>>3的结果为

31、对于Verilog-HDL语言中的关键字,在建模时都必须

32、MAX+ plusⅡ软件是公司自己开发的

33、MAX+ plusⅡ软件支持的设计的方式有图形输入、文本输入、波形输入和符号输入等不

同的编辑方式。 34.MAX+ plusⅡ软件环境下,执行原理图输入设计法,应选择保存的扩展名应为若在MAX+ plusⅡ软件环境下,执行文本输入设计法,应选择文本输入方式。对于Verilog语言其设计文件保存的扩展名应为

第一部分思考题:

1、谈谈你对EDA技术的理解。(什么是EDA)。

EDA技术就是以大规模可编程逻辑器件为设计载体,以硬件描述语言为系统逻辑描述的主要表达方式,以计算机、大规模可编程逻辑器件的开发软件及实验开发系统为设计工具,通过有关的开发软件,自动完成用软件的方式设计的电子系统到硬件系统的逻辑编译、逻辑化简、逻辑分割、逻辑综合及优化、逻辑布局布线、逻辑仿真,直至完成对于特定目标芯片的适配编译、逻辑映射、编程下载等工作,最终形成集成电子系统或专用集成芯片的一门新技术,或称为IES/ASIC自动设计技术。

2、EDA技术的精髓是什么?它们各自的含义是什么?

答:精髓是建模、仿真、综合。建模指的是用硬件描述语言描述电路的功能;仿真指的是验证所建模型的电路功能;综合是指把软件模型转化为硬件电路。

3.简要解释建模、仿真和综合的含义。

答:建模是指用硬件描述语言描述电路的功能。仿真是指验证电路的功能。综合是指把软件模型转化为硬件电路。

4、EDA技术的主要特征有哪些?

答:自顶向下的设计方法;采用硬件描述语言;高层综合优化;并行工程;开放性和标准化。

EDA期末考试试题(2).doc 将本文的Word文档下载到电脑

精彩图片

热门精选

大家正在看

× 游客快捷下载通道(下载后可以自由复制和排版)

限时特价:7 元/份 原价:20元

支付方式:

开通VIP包月会员 特价:29元/月

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信:fanwen365 QQ:370150219