MSP430G2553寄存器资料(3)
时间:2025-07-09
时间:2025-07-09
2 3
SELS
0 1
4分频 8分频
选择SMCLK时钟源
时钟源为DCOCLK(默认)
时钟源为LFXT1CLK(对于MSP430F11/12X),时钟源为XT2CLK(对 于MSP430F13/14/15/16X)。
DIVS.1 DIVS.0 选择SMCLK分频。
0 1分频 1 2分频 2 4分频 4 8分频 DCOR 选择DCO电阻
0 内部电阻 1 外部电阻
PUC信号之后,DCOCLK被自动选择MCLK时钟信号,根据需要,MCLK的时钟源 可以另外设置为LFXT1或者XT2。 设置顺序如下:
[1]复位OscOff [2]清除OFIFG
[3]延时等待至少50us
[4]再次检查OFIFG,如果仍然置位,则重复[3]、[4]步骤,直到OFIFG=0为止。
XT2Sx
0 1 2 3
LFXT1Sx
XTS=0 XTS=1
0 1 2 3
XT2范围选择,选择XT2的频率范围 0.4~1MHZ 1~3MHZ 3~16MHZ 0.4~16MHZ
低频时钟选择和LFXT1范围选择 在LFXT1和VLO之间选择 选择LFXT1的频率范围 LFXT1上的32768hz晶体 保留 VLOCLK 外部数字时钟源