篮球竞赛24秒计时器设计-(6)
时间:2026-01-22
时间:2026-01-22
第3章 单元电路的设计
3.1 24进制计数器的设计
计数器选用集成电路74LS192进行设计较为简便,74LS192是十进制可编程同步加法计数器,它采用8421码十进制编码,并具有直接清零、置数、加减计数功能。
图3-1是74LS192引脚排列。图中CU、CD分别是加计数、减计数的时钟脉冲输入端(上升沿有效)。
PL是异步并行置数控制端(低电平有效),TCU和TCD是进位、借位输出端(低电平有效),MR是异步清零端,P3-P0是并行数据输入端,Q3-Q0是输出端。
图3-1 74LS192的引脚排列
74LS192的功能表见表3-1所示。
表 3-1 74LS192功能表
当PL=1,MR=0时,若时钟脉冲加到端CU,且CD =1则计数器在预置数的基础上完成加计数功能,当加计数到9时,TCU端发出进位下跳变脉冲;若时
钟脉冲加到CD端,且CU=1,则计数器在预置数的基础上完成减计数功能,当减计数到0时,TCD 端发出借位下跳变脉冲。
由74LS192构成的二十四进制递减计数器如下图3-2所示。
图3-2 8421BCD二十四递减计数器
其预置数为N=(00100100)= (24)10。在CD端的输入时钟脉冲作用下,开始递减。只有当低位 TCD 端发出借位脉冲时 , 高位计数器才作减计数。当高、低位计数器处于全零 , 完成一个计数周期,然后手动置数PL=0, 计数器完成置数 ,再次进入下一循环减计数。
3.2 数码显示电路的设计
根据设计的要求采用74LS48译码器来驱动共阴极数码显示管。74LS48芯片是一种常用的七段数码管驱动器,常用在各种数字电路和系统的显示系统中。74LS48和共阴极七段LED显示器如图3-3连接。这样连接74LS48可直接驱动共阴极LED数码管而不需像CC4511外接限流电阻。
下一篇:普朗克常数本质和空间相对论