数字电子技术模拟试题二
发布时间:2024-11-21
发布时间:2024-11-21
数字电子技术模拟试题二
一、选择题(每题2分,共10题)
1: 一位十六进制数可以用( )位二进制数来表示。
A. 1 B. 2 C. 4 D. 16 2: 逻辑函数F A B 和 G=A⊙B满足关系( )相等。 A. F G B. F G C. F G D. F G
3. 三态门输出高阻状态时,是不正确的说法。
A.用电压表测量指针不动 B.相当于悬空 C.电压不高不低 D.测量电阻指针不动
4:要用n 位二进制数为N 个对象编码,必须满足( )。
A N = 2n B N ≥ 2n C n
N ≤ 2 D N = n
5:串行加法器的进位信号采用( )传递,并行加法器的进位信号采用( )传递。 A 超前,逐位 B 逐位,超前 C逐位,逐位 D超前,超前
6:存在一次变化问题的触发器是( )。
A RS触发器 B D触发器 C 主从JK触发器 D 边沿JK触发器
7.同步计数器和异步计数器比较,同步计数器的显著优点是( )。 工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP控制
8.下列逻辑电路中为时序逻辑电路的是( )。
A.变量译码器 B.加法器 C.数码寄存器 D.数据选择器
9. N个触发器可以构成能寄存( )位二进制数码的寄存器。 A.N-1 B.N C.N+1 D.2N
10:想选一个中等速度,价格低廉的A/D转换器,下面符合条件的是( )。 A 逐次逼近型 B 双积分型 C 并联比较型 D 不能确定
一、填空题(每题1分,共10题)
1: 若用二进制代码对48个字符进行编码,则至少需要 ( )位二进制数。
2:己知逻辑函数Y ABC AC,约束条件为BC=0,则卡诺图中有( )个最小项,有( )个无关项。
3.TTL与非门的关门电平为0.8V,开门电平为2V,当其输入低电平为0.4V,高电平为3.2V时,其输入低电平噪声容限UNL= ( ) ;输入高电平噪声容限为UNH= ( ) 。 4:在优先编码器中,是优先级别( )的编码起排斥优先级别( )的。 5:串行进位加法器的缺点是( ),要想速度较高时应采用( )加法器。
6:主从结构的JK触发器存在( )。
7:利用 ( )可以把集成计数器设计成初态不为零的计数器。
8.寄存器按照功能不同可分为两类( )寄存器和( )寄存器。 9、一个容量为 16K 4的RAM,则共有( )个存储单元,( )根地址线, ( ) 根数据线。
10:对于D/A转换器,其转换位数越多,转换精度会越 ( ) 。 二、判断题(每题1分,共10题) 1: 方波的占空比为0.5。 ( )
2:逻辑函数表达式的化简结果是唯一的。 ( ) 3:TTL与非门的多余输入端可以接固定高电平。( ) 4:如果想实现并串转换可以选择数据分配器。( ) 5:如果想实现并串转换可以选择数据分配器。( )
6:环形计数器在每个时钟脉冲CP作用时,仅有一位触发器发生状态更新。( ) 7.同步时序电路由组合电路和触发器两部分组成。( ) 8:ROM和RAM是结构相同但性能不同的存储器。( )
9:D/A转换器的建立时间等于数字信号由全零变全1或由全1变全0所需要的时间。( ) 10:逻辑函数的化简是为了使表达式简化而与硬件电路无关。 ( ) 三、分析题(每题10分,共6题)
1:已知逻辑函数的真值表,试写出或非逻辑式,并画出对应的逻辑图。
图1
2、电路如图3所示,(1)分析输出与输入之间是什么逻辑关系?(2)估算输入UI=0.3 V和UI=3.7 V 时UO的值。(图中的晶体管均为硅管,PN结导通压降取0.7V)
图3
3:试用74138和逻辑门设计一组合电路,该电路输入X和输出Y均为三位二进制数。二者之间的关系为:
2≤X≤5时,Y=X+2 X<2时, Y=1 X
>5时, Y=0
4:分析如图7307电路,说明功能。
图7307
6:分析如图所示电路,说明功能。