组成原理期末试卷A(计06)
时间:2026-01-15
时间:2026-01-15
2007-2008学年第一学期期末考试
《计算机原理》试卷(A)
一、选择题(每小题1分,共15分) 1、下列数中,最大的是( )。
A、[X]补=1001101 B、[X]原=1001101 C、[X]反=1001101 D、[X]移=1001101
2、主机中能对指令进行译码的器件是( )。
A、ALU B、运算器
C、控制器 D、存储器 3、能发现两位错误并能纠正一位错的编码为( )。
A、CRC码 B、海明码
C、偶校验码 D、奇校验码
4、在定点二进制运算器中,减法运算一般通过( )来实现。
A、原码运算的二进制减法器
B、补码运算的二进制减法器
C、补码运算的十进制加法器 D、补码运算的二进制加法器
5、若浮点数的阶码和尾数都用补码表示,则判断运算结果为规格化数的方法是( )。
A、阶符与数符相同
B、阶符与数符相异
C、数符与尾数小数点后第一位数字相异 D、数符与尾数小数点后第一位数字相同
6、组成2M×8bit的内存,可以使用( )。
A、1M×8bit进行位扩展 B、1M×4bit进行字扩展 C、2M×4bit进行位扩展 D、2M×4bit进行字扩展 7、原码加减交替除法又称为不恢复余数法,因此( ) A、不存在恢复余数的操作 B、当某一步运算不够减时,做恢复余数的操作 C、仅当最后一步余数为负时,做恢复余数的操作 D、当某一步余数为负时,做恢复余数的操作 8、在主存和CPU之间增加cache的目的是( )。
A、增加内存容量
B、提高内存的可靠性
C、增加内存容量,同时加快存取速度 D、解决CPU与内存之间的速度匹配问题
9、有关cache的说法正确的是( )。
A、只能在CPU以外
B、CPU内外都可设置 C、只能在CPU以内
D、若存在cache,CPU就不能再访问内存
10、有关硬布线原理,下列说法不正确的是( )。
A、硬布线原理中首先要解决指令执行中的阶段问题 B、是以组合逻辑电路的方式来产生控制信号
C、更改指令比较方便
D、执行指令的速度比微程序原理要快 11、微程序存放在( )中。
A、控制存储器 B、RAM
C、指令寄存器
D、内存储器
12、与微指令的执行周期相对应的是( )。 A、指令周期 B、机器周期
C、节拍周期 D、时钟周期
13、在微程序控制器中,机器指令和微指令的关系是( )。
A、每一条机器指令由一条微指令来执行
B、一条微指令由若干条机器指令组成
C、每一条机器指令由一段用微指令组成的微程序来解释执行 D、一段微程序由一条机器指令来执行
14、寄存器间接寻址方式中,操作数处在( )中。
A.通用寄存器 B.主存单元 C.程序计数器 D.堆栈 15、若操作数的地址(主存)在指令中,则它属于( )寻址方式。
A、直接 B、间接 C、相对 D、立即数
二、填空题(每空1分,共22分)
1、已知X= -0.0101,则[X]原为 ,[X]补为 。 2、已知X= 0.0101,则[X]反为 ,[X]补为 。 3、(请填机器数的某种编码)对于机器数10000000,若它表示的真值为 -127,则它为 -128,则它为。
4、将信息0011011的高位补充奇检验位,由此得到的奇检验码为 5、采用双符号位的方法进行溢出检测时,若运算结果中两个符号位 ,则表明发生了溢出。
6、采用海明校验法用5个校验位对一个字节的信息进行编码校验,则此5个校验位(P1-P5)在海明码中的序号为 ;设在海明码中实现偶校验,当S5S4S3S2S1为01001时,则表明,当S5S4S3S2S1为10101时,则表明 。
7、静态随机存储器SRAM是用 8、指令一般包括
9、控制器中的PC是指 ,其中存放的是 。 10、控制器的工作原理根据产生控制信号的方式不同分为两类: 。
11、微指令由址字段是无效的,其下址由 产生。
12、微程序控制器中,时序控制信号形成部件是由 、 组成。
三、计算分析题(10+12=22分))
1、设浮点数的格式为:阶码8位(最左一位为符号位),用补码表示;尾
数24位(最左一位为符号位),用规格化补码表示。试回答: (1)它所能表示的最大正数; (2)它所能表示的最小负数; 2、已知 X= 0.1011 , Y= -0.1001,试用BOOTH方法计算X×Y。
四、(13分)设某计算机运算控制器逻辑图如下所示,指令格式为:
试分析以下指令的执行需要几个阶段?并请指出每个阶段所需要的控制信号。 Store(把rs的内容送到(rs1)+disp指示的内存单元)
五、某机字长8位,试用如下所给芯片设计一个存储器,容量为12KB,其中RAM为8KB,ROM为4KB,RAM芯片的类型为:4K×8,ROM
芯片的类型为:4K×4。试画出存储器扩展及与CPU连接的示意图(14分)
六、设某计算机的cache采用2路组相联映像,已知cache容量为8KB,主存容量为4MB,每个字块有8个字,每个字有32位,请回答:
(1) 主存地址多少位(按字节编址),各字段如何划分? (2) 设cache起始为空,CPU从主存单元0,1,…, …… 此处隐藏:216字,全部文档内容请下载后查看。喜欢就下载吧 ……