华清远见_嵌入式系统接口硬件设计
时间:2026-01-15
时间:2026-01-15
华清远见_嵌入式系统接口硬件设计
嵌入式系统硬件接口设计
华清远见_嵌入式系统接口硬件设计
华清远见今日课程内容大纲v 嵌入式硬件系统组成 v 嵌入式硬件系统常见接口简介 v I2C总线接口设计 v SPI总线接口设计
华清远见_嵌入式系统接口硬件设计
华清远见嵌入式硬件系统组成
华清远见_嵌入式系统接口硬件设计
华清远见Intel公司Xscale处理器
华清远见_嵌入式系统接口硬件设计
华清远见S3c2410处理器
华清远见_嵌入式系统接口硬件设计
华清远见EP9315处理器
华清远见_嵌入式系统接口硬件设计
华清远见嵌入式硬件系统常见接口简介v SDRAMØ Synchronous Dynamic Random Access Memory Ø SDRAM内部使用通常的dram单元来存储数据 Ø 接口部分采用同步的寄存器与外界逻辑相连v 特性Ø 同步——接口信号使用同一个时钟同步 Ø 动态——存储器阵列需要不断刷新 Ø 寻址——采用列地址+行地址进行二维寻址
华清远见_嵌入式系统接口硬件设计
华清远见嵌入式硬件系统常见接口简介v Flash芯片分类Ø NOR FLASH——可以直接寻址,支持XIP, 擦写较慢 Ø NAND FLASH——不能直接寻址,靠命令访 问,不支持XIP,擦写速度快,容量大v 常见Flash供应商Ø INTEL——nor flash Ø Spansion——nor flash Ø samsung——nand flash Ø hynix——nand flash Ø toshiba——nand flash
华清远见_嵌入式系统接口硬件设计
华清远见Nor FLASH管脚与连接实例
华清远见_嵌入式系统接口硬件设计
华清远见Nand FLASH管脚与连接实例
华清远见_嵌入式系统接口硬件设计
华清远见嵌入式硬件系统常见接口简介v UART(串口)Ø 异步串行总线接口 Ø 作为嵌入式目标板与主机的连接之用 Ø 用作打印输出及命令输入(不作为数据输入用)
华清远见_嵌入式系统接口硬件设计
华清远见I2C总线接口设计v I2C简介v I2C的历史,最开始用来控制智能电池 v I2C使用两根双向信号线来传递数据Ø Serial Clock Line (SCL) Ø Serial Data Address (SDA)v 总线速度分为标准速度100kbps,快速模式400kbps,高速模式3.4Mbps v 特点是:半双工,仅需要两根线 (所以又被称为2-wire总线)
华清远见_嵌入式系统接口硬件设计
华清远见I2C总线硬件协议介绍v SDA下降沿跟随一个SCL下降沿表示传输开始 v SCL上升沿跟随一个SDA上升沿表 示传输结束 v 主设备传送一个字节到从设备
华清远见_嵌入式系统接口硬件设计
华清远见I2C总线结构框图
华清远见_嵌入式系统接口硬件设计
华清远见I2C总线的限制v I2C总线设备都是OC/OD输出,所以高电平靠上拉电阻产生v 由于驱动能力和静态功耗限制,上拉电阻不能取太小值,导致电压上 升率dV/dt受限 v I2C总线上总负载电容越小越有利于 驱动 v I2C高速规范要求负载电容小于 400pf
华清远见_嵌入式系统接口硬件设计
华清远见 v IICCONØ Ø Ø Ø Ø Ø Ø Ø Ø Ø Ø Ø实例分析-S3C2410 i2c控制器Bit7 ACK使能位 Bit6 发送时钟分频选择 Bit5 中断使能 Bit4 未处理中断标志 Bit[3:0] 发送时钟分频步长 Bit[7:6] 模式选择(主/从,收/发) Bit5 总线状态指示 Bit4 数据输出使能 Bit3 总线仲裁状态 Bit2 从设备地址匹配状态 Bit1 0地址状态 Bit0 接收最低bit状态v IICSTATv IICDSØ Bit[7:0]数据寄存器v IICADDØ Bit[7:1] 7位地址寄存器
下一篇:小学近义词、反义词大全