电子技术课程设计讲义(7)
时间:2025-03-10
时间:2025-03-10
数电课设,长江大学工程技术学院
图3 校时电路
4. 整点报时电路设计
整点报时电路的功能是:每当数字钟走时到整点时发出声响,有些情况下对声响还有其他特殊要求,如:声响的音调、次数以及几点响几声等。具体设计方案有如下几种: (1)利用分位60进制计数器的进位信号。如图4所示,分位60进制计数器向小时位计数器产生进位信号时,正好是整点时刻。但该进位信号为窄脉冲,不能直接驱动发声,故将此信号经一单稳态触发器展宽后再送蜂鸣器。
图4 整点报时电路之一
(2)利用比较器或集成逻辑门实现。当分位、秒位计数器的输出端均为“59”(01011001)
时,下一秒即为整点时刻。用4片4位集成比较器将“59”、“59”分别和分位、秒位计数器的当前时间进行比较,当它们相等时即产生整点控制信号。根据这一思路,可提前几秒开始整点报时。此外用集成逻辑门也可实现。
(3)实现“整点为几报几下”。其主要思路是:设计一个2位减法计数器,将数字钟小时个位及十位的当前时间作为减法计数器的预置数据,将分位60进制计数器的进位信号作为置数控制信号。则每当整点时刻到达时,减法计数器从小时计数器的整点值开始进行减计数,每减一次响一声,直到零为止,如图5所示。
上一篇:家具家居中英语词汇大全3
下一篇:诱捕大全_2013年收集最全的