DSP在高速数据处理的嵌入式系统研究与应用(3)

发布时间:2021-06-06

RC校验及组码、解码过程。1.4论文主要研究内容如下:1.4.1高速DSP板卡的设计与开发 论文对DSP板卡的设计从层次上进行了划分,首先定位一个最小系统,在完成最小系统设计的基础上,扩展了串行接口,并对CPLD在高速DSP系统中的应用进行了研究。 6 西安建筑科技大学硕士学位论文 (1)最小系统设计:电源模块、复位电路、时钟电路、存储器设计(SRAM、FLASH)、JTAG接口。 (2)功能扩展设计。16C554实现多串口扩展。 (3)CPLD在高速DSP系统中的应用:DSP+CPLD将成为高速DSP开发板设计的模式,用CPLD实现译码和专门电路可大大减小开发板的尺寸。1.4.2 CRC循环冗余校验算法在DSP平台上的应用研究 (1)本文在深入理解CRC循环冗余校验算法的基础上,对DSP应用软件的初始化程序、编解码程序、串行口中断服务程序和系统主程序进行了设计和实现。

参考文献: tms320c54xdsp应用系统设计 郑红 吴冠编著 嵌入式系统开发与应用 邹彦 主编

DSP在高速数据处理的嵌入式系统研究与应用(3).doc 将本文的Word文档下载到电脑

上一篇:二下阅读推荐

下一篇:测速传感器

精彩图片

热门精选

大家正在看

× 游客快捷下载通道(下载后可以自由复制和排版)

限时特价:7 元/份 原价:20元

支付方式:

开通VIP包月会员 特价:29元/月

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信:fanwen365 QQ:370150219