使用System Generator在Xilinx FPGA内部实现DSP算法(3)

发布时间:2021-06-06

希望对大家有所帮助

载波信号和信源信号,我们都使用有DDS产生的正弦波。在数字调制部分,我们采用简单幅度调制,用一个乘法器即可实现。相移电路用触发器实现。解调器也用乘法器实现。 设计步骤:

1. 在Matlab 的Simulink环境中新建工程模型(model)

2. 从Simulink的Xilinx库中拖入需要的模块(block),然后连接模块,设置模块参数, 如下图所示:

两个DDS模块产生信号和调制信号,两个乘法器(Mult)模块完成调制和解调工作,Delay用于模拟传输过程中延时,最后时FIR滤波器和用于驱动DAC(Digital to Angal Convert)的时钟信号。

把设计仿真的结果如下:

DDS信源输出的波形如下图:

DDS载波信号的波形如下图:

幅度调制后信号的波形如下图:

解调后信号波形如下图:

使用System Generator在Xilinx FPGA内部实现DSP算法(3).doc 将本文的Word文档下载到电脑

精彩图片

热门精选

大家正在看

× 游客快捷下载通道(下载后可以自由复制和排版)

限时特价:7 元/份 原价:20元

支付方式:

开通VIP包月会员 特价:29元/月

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信:fanwen365 QQ:370150219