基于FPGA的LCD&VGA控制器设计(3)
时间:2025-07-15
时间:2025-07-15
基于FPGA的LCD&VGA控制器设计
%&’()**+,-.%/%0,-*1’&+2%&’()**+,-34/%0,-*1’&+2%&’()**+,-3%/
%0,-*1’&+2
%&’()*+*56(-3+17(0/%0,-*1’&+246’&(.+17(0/4*1+5%&’()*.+17(086’/%0,-*1’&+-36+0189:,1;(01"<2
%&’()*.=-06>?/%0,-*1’&+2%&’()**+,-.=
/%0,-*1’&+2
46’&(
?81+6%%9+*5-%6@A*+,-.=<46’&(
&B9*+,-.=C‘#’<
0.6(
.+17(086’DC910.68%CE‘"’<2
6*%&B+*5-%6@F636(0)(,+*5-%6@C‘#’0.6(.+17(086’DC.+17(086’G#26(,&B26(,?81+6%%2
*+,-.4DC‘"’;.6(.+17(086’ECH"")(,.+17(086’DHI"6*%6‘#’2
*+,-.%DC‘"’;.6(.+17(086’ECH#")(,.+17(086’DHJ"
6*%6‘#’2
.=-06>?DC‘#’;.6(.+17(086’CHI"6*%6‘"’2*+,-.=DC.=-06>?188%0-%6@26(,4*1+5.+17(02,&BB/4*1+5%&’()*&(?7086’)/%0,-*1’&+2%&’()*&(?7086’4
/
%0,-*1’&+2
46’&(
?81+6%%9+*5-%6@<46’&(
&B+*5-%6@F636(0)(,+*5-%6@C
‘#’0.6(&(?7086’4DC&(?7086’)2&(?7086’)DC(10*+,-.%2
6(,&B26(,?81+6%%2
+*56(-3+17(0DC(10&(?7086’4)(,&(?7086’)26(,4*1+5,&BB23+17(0/4*1+5%&’()*3+17(086’/%0,-*1’&+-36+0189:,1;(01"<2%&’()*3=-06>?/%0,-*1’&+2%&’()**+,-3=/
%0,-*1’&+2
46’&(
?81+6%%9+*5-%6@A*+,-3=<46’&(
&B9*+,-3=C‘#’<
0.6(
3+17(086’DC910.68%CE‘"’<2
6*%&B+*5-%6@F636(0)(,+*5-%6@C‘#’0.6(&B+*56(-3+17(0C‘#’0.6(
$H
本刊投稿邮箱/
!"#$%&’!(&)*(&%万
方数据3+17(086’DC3+17(086’G#26(,&B26(,&B26(,?81+6%%2
*+,-34DC‘"’;.6(3+17(086’ECH"")(,3+17(086’DH#I6*%6‘#’2
*+,-3%DC‘"’;.6(3+17(086’ECH"K)(,3+17(086’DH#"
6*%6‘#’2
3=-06>?DC‘#’;.6(3+17(086’CH#I6*%6‘"’2*+,-3=DC3=-06>?188%0-%6@26(,4*1+53+17(02?&L-+*5DC+*5-%6@2
*+,-,)0)6(DC*+,-.4)(,*+,-342*+,-.%-170DC*+,-.%2*+,-3%-170DC*+,-3%26(,80*-%6@-’6(2
这种用MNOP产生扫描时序的方法简单、易读,并且易于修改。在代码中只须修改一些时序参数就能产生任意时序的波形,具有很好的可重用性。用QRSTULV?86%%JWI将MNOP代码综合后,
通过Q17(,)0&1(JW#&进行布局和布线,用Q17(,)0&1(提供的门级仿真工具产生的行扫描时序仿真图如图$所示。
图$行同步扫描时序仿真图
采用QRST技术设计的TXPYO控制器,大大减少了电路板的尺寸,同时增加了系统可靠性和设计灵活性。这种用MNOP语言实现行场扫描时序生成器的方法,具有简便。易读和可重用性强的特点。该TXPYO控制器已用Z&*&(L公司的[?)80)(\\系列器件ZY![I"实现,并在飞机座舱图形显示系统中实际应用。参考文献
#].6?81’8)>>)4*6P1’&+O)0)^115!"""W_[T:Z&*&(LY18?,!"""
!杜海涛W现代飞机座舱显示系统研究W南京航空航天大学
博士论文,#:::
J苏光大W微机图像处理系统W北京:
清华大学出版社,!""":!#‘Ja
$候伯亭A顾新WMNOP硬件描述语言与数字逻辑电路设计
9修订版<W西安:西安电子科技大学出版社,#:::
9收稿日期:!""!b"Hb!")
《电子技术应用》!""!年第##期
上一篇:食品化学与人体健康