电工电子技术形成性考核作业答案(16)
发布时间:2021-06-06
发布时间:2021-06-06
电大形考作业
8. 555定时器电路在应用中,当输出为高电位时:其7脚处于( A )工作状态 开路
O.短路
P.开路或短路
二、简答题
1.逻辑代数中,应用反演律将一个原函数变为其反函数,需进行哪些“互换”?
答:三种互换:与运算(·)和或运算(+)互换、逻辑常量1与0互换、原变量与反变量互换(对偶规则进行两种互换,不需原、反变量互换)。
2. 对于或门、或非门,它们的多余输入端应当如何处理?对于与门、与非门,它们的多余输入端又应当如何处理?对于CMOS电路多余输入端是否不允许悬空?
答:对于或门、或非门电路,它们的多余输入端应当接低电位;与门、与非门,多余输入端应当接高电位。(对于TTL电路输入端悬空相当于高电位)CMOS电路输入端不允许悬空。
3. 组合逻辑电路的逻辑功能和电路结构的特点是什么?
答:组合逻辑电路的特点是:从逻辑功能上看:输出只与当时输入的逻辑值有关,而与该时刻之前的输入及电路状态均无关,或称其没有记忆功能。从电路结构上看,构成组合逻辑电路的各门电路之间没有反馈环路。
4. 对组合逻辑电路的分析步骤是什么? 答:在逻辑图中,对每个门的输出端加以标注;写出每个门输出的逻辑函数表达式;将每个门输出的逻辑函数表达式进行迭代,并进行必要的化简;最后写出真值表,并说明该电路的用途。
5. 结合图1电路图,简述其执行置位功能的过程。
图1
答:置位又称为置1,其过程如下:
置位功能:当S=0U1输出高电位,实现置位功能,即Q=1。此时,与非门U2的两输入为R=1、Q=1Q=0。满足两输出为互补条件。
6. 主从型JK触发器,在CP上升沿的作用下,其动作有何特点?
答:主从型触发器,又称为电位触发型方式,其动作特点是:时钟CP上升沿到来前一刻瞬间,J、K接收输入信号,并要求在CP=1期间,输入状态保持稳定。时钟下降沿到来后产生输出。