智能DVM的设计(6)

发布时间:2021-06-06

有关数字电压表的设计报告

{1}脚(V-)-5V电源端;

{2}脚(VREF)基准电压输入端;

{3}脚(AGND)模拟地;

{4}脚(INT)积分器输入端,接积分电容;

{5}脚(AZ)积分器和比较器反相输入端,接自零电容;

{6}脚(BUF)缓冲器输出端,接积分电阻;

{7}脚(CREF+)基准电容正端;

{8}脚(CREF-)基准电容负端;

{9}脚(IN-)被测信号负输入端;

{10}脚(IN+)被测信号正输入端;

{11}脚(V+)+5V电源端;

{12}、{17}~{20}脚(D1~D5)位扫描输出端;

{13}~{16}脚(B1~B4)BCD码输出端;

{21}脚(BUSY)忙状态输出端;

{22}脚(CLK)时钟信号输入端;

{23}脚(POL)负极性信号输出端;

{24}脚(DGND)数字地端;

{25}脚(R/H)运行/读数控制端;

{26}脚(STR)数据选通输出端;

{27}脚(OR)超量程状态输出端;

{28}脚(UR)欠量程状态输出端。

(一)ICL7135的主要性能特点为:

1)输入阻抗达109Ω以上,对被测电路几乎没有影响;

2)自动校零;

3)有精确的差分输入电路;

4)自动判别信号极性;

5)有超、欠压输出信号;

6)采用位扫描与BCD码输出。

(二)7135主要特点如下:

智能DVM的设计(6).doc 将本文的Word文档下载到电脑

精彩图片

热门精选

大家正在看

× 游客快捷下载通道(下载后可以自由复制和排版)

限时特价:7 元/份 原价:20元

支付方式:

开通VIP包月会员 特价:29元/月

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信:fanwen365 QQ:370150219