组合逻辑电路的设计与测试

时间:2025-02-24

四、实验内容

1、设计用与非门及用异或门、与门组成的半加器电路。

要求按本文所述的设计步骤进行,直到测试电路逻辑功能符合设计要求为止。

解:

A B0 00 11 01 1

SC

0 01 01 01 1

AB

S

74LS08

C

74LS86

74LS08

逻辑表达式:S= A

2、设计一个一位全加器,要求用异或门、与门、或门组成。 解:

A B Ci0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 1

SCo0 01 01 00 11 00 10 11 1

AB

Ci

CC4085

S A B CiCo AB (A B)Ci

A B Ci0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 1

S

Co

AB

5

0 01 01 00 11 00 10 11 1

Ci

6

3、设计一位全加器,要求用与或非门实现。

解: Si AiBiCi-1 AiBiCi-1 AiBiCi 1 AiBiCi 1

Ci AiBi BiCi-1 AiCi 1

Ai

Bi

C

4、设计一个对两个两位无符号的二进制数进行比较的电路;根据第一个数是否大于、等于、小于第二个数,使相应的三个输出端中的一个输出为“1”,要求用与门、与非门及或非门实现。

输A1B1A1>B1A1<B1

入A0B0××

输FA>B10100

出FA<BFA=B01010

00001

FA>B = (A1>B1) + (A1=B1)(A0>B0)FA<B = (A1<B1) + ( A1=B1)(A0<B0)FA=B=(A1=B1)(A0=B0)

A1=B1A0>B0A1=B1A0<B0A1=B1A0=B0

解:

A1

74LS04六反相器B1

A0

B

B0

入与门(1)

入与门(2)

五、实验预习要求

1、根据实验任务要求设计组合电路,并根据所给的标准器件画出逻辑图。 2、如何用最简单的方法验证“与或非”门的逻辑功能是否完好? 3、“与或非”门中,当某一组与端不用时,应作如何处理? 六、实验报告

1、列写实验任务的设计过程,画出设计的电路图。 2、对所设计的电路进行实验测试,记录测试结果。

1、组合电路设计体会。

组合逻辑电路的设计与测试.doc 将本文的Word文档下载到电脑

    精彩图片

    热门精选

    大家正在看

    × 游客快捷下载通道(下载后可以自由复制和排版)

    限时特价:7 元/份 原价:20元

    支付方式:

    开通VIP包月会员 特价:29元/月

    注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
    微信:fanwen365 QQ:370150219