数字电子技术-随堂练习
发布时间:2021-06-05
发布时间:2021-06-05
华工数字电子技术随堂
7. (-1011)2 的原码、反码、补码分别是( )。 A.11011、00100、00101 B.11011、10100、10101 C.01011、00100、00101 D.01011、10100、10101 答题: A. B. C. D. (已提交) 参考答案:B 问题解析: 8. 采用二进制补码运算, (-1011-1001)的运算结果, 其补码、 原码分别为 ( A.101100 010100 B.001100 110100 C.001100 0110100 D.101100 110100 答题: A. B. C. D. (已提交) 参考答案:D 问题解析: 9. 5421BCD 码中表示十进制数 9 的编码为( A.1010 B.1001 C.1100 D.1101 答题: A. B. C. D. (已提交) 参考答案:C 问题解析: 10. 8421BCD 码中表示十进制数 9 的编码为( A.1010 B.1001 C.1100 D.1101 答题: A. B. C. D. (已提交) 参考答案:B 问题解析: 当前页有 1 题,你已做 1 题,已提交 1 题,其中答对 1 题。 11. 十进制数 27 若用余 3BCD 码表示,可写成( )。 A.0 1 0 1 1 0 1 0 B.0 0 1 0 0 1 1 1 C.0 0 1 0 1 0 1 0 1 0 1 1 1 答题: A. B. C. D. (已提交) 参考答案:A 问题解析:第二章 逻辑代数基础
) 。
)。
)。
D.0 1 0
当前页有 7 题,你已做 7 题,已提交 7 题,其中答对 3 题。 1. 函数式 Y=AB´+A´BD+CD´的对偶式为( )
A. C.
B. D.
答题: A. B. C. D. (已提交) 参考答案:B 问题解析: 2. 运用反演定理写出函数 Y=A´D´+A´B´C+AC´D+CD´的反函数 Y´为( )。 A. B. C. D. 答题: A. B. C. D. (已提交) 参考答案:D 问题解析: 3. 函数 Y(A,B,C)=A´BC+AC´+B´的最小项之和的形式为( )。 A.
C. D. 答题: A. B. C. D. (已提交)
参考答案:A 问题解析: 4. A. B. C. D. 函数 转换成与非-与非式为( )。
答题: A. B. C. D. (已提交) 参考答案:C 问题解析: 5. 函数 F=A'B'+AB 转换成或非-或非式为( A.F=(( (AB)'+(A'B')')') ' B.F=(( (A+B)'+(A'+B')')') ' C.F= ( (AB)'+(A'B')')' D.F= ( (A+B)'+(A'+B')')'
)。
答题: A. B. C. D. (已提交) 参考答案:B 问题解析: 6. 某逻辑电路的状态表如图 2-1 所示,其输入变量为 A,B,C,输出为 F,则 F 的逻辑式为( )。 A.F=A'B'C+ABC B.F=A'BC'+ABC C.F=A'B'C'+ABC D.F=AB'C'+ABC
图 2-1 答题: A. B. C. D. (已提交) 参考答案:C 问题解析: 7. 函数 的卡诺图如图 2-2 所示,其最简“与或”表达式为( )。
图 2-2 A. B. C. D. 答题: A. B. C. D. (已提交) 参考答案:C 问题解析:第三章 门电路
当前页有 10 题,你已做 10 题,已提交 10 题,其中答对 4 题。 1. 图 3-1(a)、(b)、(c)、(d)中 74 系列 TTL 门电路的输出状态为低 电平的是( )。 A.Y1 B.Y2 C.Y3 D.Y4
(a) (b) (c) (d) 图 3-1 答题: A. B. C. D. (已提交) 参考答案:C 问题解析: 2. 图 3-2(a)、(b)、(c)、(d)中 74HC 系列 CMOS 门电路的输出状态为 低电平的是( )。
A.Y1 B.Y2 C.Y3 D.Y4
(a) (b) (c) (d) 图 3-2 答题: A. B. C. D. (已提交) 参考答案:A 问题解析: 3. TTL 或非门多余的输入端在使用时( )。 A.应该接高电平 1 B.应该接低电平 0 C. 可以接高电平 1 也可以接低电平 0 D. 可以与其它有用端并联也可以悬空 答题: A. B. C. D. (已提交) 参考答案:B 问题解析: 4. CMOS 与非门多余的输入端在使用时( )。 A.应该接高电平 1 B.可以接低电平 0 也可以接高电平 1 C.应该接低电平 0 D.可以与其它有用端并联也可以通过一个 51W 的电阻接 地 答题: A. B. C. D. (已提交) 参考答案:A 问题解析: 5. 和 CMOS 电路相比, TTL 电路最突出的优势在于( )。 A.可靠性高 B.抗干扰能力强 C.速度快 D.功耗低 答题: A. B. C. D. (已提交) 参考答案:C 问题解析: 6. 和 TTL 电路相比,CMOS 电路最突出的优势在于( )。 A.可靠性高 B.抗干扰能力强 C.速度快 D.功耗低 答题: A. B. C. D. (已提交) 参考答案:D 问题解析: 7. 在 TTL 门电路中,能实现“线与”逻辑功能的门为( A.三态门 B.OC 门 C.与非门 D.异或门 答题: A. B. C. D. (已提交)
)。
参考答案:B 问题解析: 8. 在 CMOS 门电路中,三态输出门、OD 门、与非门、异或门和非门中,能实现 “线与”逻辑功能的门为( )。 A.OD 门 B.三态门 C.或非门 D.异或门 答题: A. B. C. D. (已提交) 参考答案:A 问题解析: 9. 门电路
中,能实现总线连接方式的门为( )。 A.OD 门 B.OC 门 C.或非门 D.三态门 答题: A. B. C. D. (已提交) 参考答案:D 问题解析: 10. 欲使漏极开路的 CMOS 门电路实现“线与”,则其输出端应该( )。 A.并联 B.并联且外接上拉电阻和电源 C. 外接上拉电阻和电源但不需并联 D. 无需并联也无需外接上拉电阻和电源 答题: A. B. C. D. (已提交) 参考答案:B 问题解析: 当前页有 4 题,你已做 4 题,已提交 4 题,其中答对 0 题。 11. 三态输出的门电路其输出端( )。 A.可以并联且实现“线与” B.不能并联也不能实现“线与” C.可以并联但不能实现“线与” D.无需并联但可以实现“线与” 答题: A. B. C. D. (已提交) 参考答案:C 问题解析: 12. 图 3-3 中由 74 系列 TTL 与非门组成的电路中,门 G 输出高电平/低电平时 流出其输出端的电流分别为( )。已知与非门的输入电流为 IIL= -1.6mA, IIH=40uA。
图 3-3 A.3IIH、3IIL B.3IIH、6IIL C.6IIH、3IIL D.6IIH、6IIL
答题: A. B. C. D. (已提交) 参考答案:C 问题解析: 13. 图 3-4 中由 74 系列 TTL 或非门组成的电路中,门 G 输出高电平/低电平时 流出其输出端的电流分别为( )。已知或非门的输入电流为 IIL= -1.6mA, IIH=40uA。
图 3-4 A.3IIH、3IIL B.6IIH、6IIL C.3IIH、6IIL D.6IIH、3IIL 答题: A. B. C. D. (已提交) 参考答案:B 问题解析: 14. 某集成电路芯片,查手册知其最大输出低电平 VOL(max)=0.5V,最大输入 低电平 VIL(max)=0.8V,最小输出高电平 VOH(min)=2.7V,最小输入高电平 VIH(min)=2.0V,则其低电平噪声容限 VNL 等于( )。 A.0.4V B.0.6V C.0.3V D.1.2V 答题: A. B. C. D. (已提交) 参考答案:C 问题解析:第四章 组合逻辑电路
当前页有 3 题,你已做 3 题,已提交 3 题,其中答对 1 题。 1. A. B. C. D. 图 4-1 中 Y 的逻辑函数式为( )。
图 4-1 答题: A. B. C. D. (已提交) 参考答案:D 问题解析: 2. 用 3 线-8 线译码器 74HC138 设计的逻辑电路如图 4-2 所示, 74HC138 的功能 表如图 4-3 所示。、则输出 Y3、Y2、Y1、Y0 的函数式分别为( )。 A. 、 B. 、 C. 、 D. 、 、 、 、 、 、 、 、 、
图 4-2 图 4-3 答题: A. B. C. D. (已提交) 参考答案:A 问题解析: 3. 用 8 选 1 数据选择器 74LS152 设计的逻辑电路如图 4-4 所示,74LS152 的功 能表如图 4-5 所示。则其输出 F 的函数式为( )。 A. B. C. D.
图 4-4 图 4-5 答题: A. B. C. D. (已提交) 参考答案:C 问题解析:第五章 触发器
当前页有 7 题,你已做 7 题,已提交 7 题,其中答对 1 题。 1. 触发器输出的状态取决于( )。 A. 输入信号 B.电路的初始状态 C. 时钟信号 D.输入信号
和电路的原始状态 答题: A. B. C. D. (已提交)
参考答案:D 问题解析: 2. 假设 JK 触发器的现态 Q=0,要求次态 Q*=0,则应使( A.J=×,K=0 B.J=0,K=× C.J=1,K=× D.J=K=1 答题: A. B. C. D. (已提交) 参考答案:B 问题解析: 3. T 触发器的功能是( )。 A.翻转、置“0” B.保持、置“1” C.置“1”、置“0” D.翻转、保持 答题: A. B. C. D. (已提交) 参考答案:D 问题解析: 4. 在时钟脉冲作用下,图 5-1 所示电路的功能是( )。
)。
图 5-1 A. B. C. D.
答题: A. B. C. D. (已提交) 参考答案:B 问题解析: 5. Q¢ 逻辑电路如图 5-2 所示,A=“1”时, 脉冲来到后 D 触发器( )。
图 5-2 A.具有计数器功能 B.置“0” C.置“1” D.保持原状态
答题: A. B. C. D. (已提交) 参考答案:D 问题解析: 6. 逻辑电路如图 5-3 所示,当 A=“0”,B=“1”时,CLK 脉冲来到后 D 触发器 ( )。
图 5-3 A.具有计数功能 B.保持原状态 C.置“0” D.置“1” 答题: A. B. C. D. (已提交) 参考答案:A 问题解析: 7. 设图 5-4 所示电路的初态 Q1Q2 =00,试问加入 3 个时钟正脉冲后,电路的 状态将变为( )。
图 5-4 A. 0 0 B. 0 1 C. 1 0 D. 1 1 答题: A. B. C. D. (已提交) 参考答案:B 问题解析:第六章 时序逻辑电路
当前页有 3 题,你已做 3 题,已提交 3 题,其中答对 0 题。 1. 逻辑电路如图 6-1 所示,该电路的功能为( )。 A.不能自启动同步五进制加法计数器 B.可自启动异步五进制加法计数器 C.不能自启动异步五进制减法计数器 D.可自启动同步五进制减法计数器
图 6-1 答题: A. B. C. D. (已提交) 参考答案:D 问题解析: 2. 由同步十进制计数器 74LS160 和门电路组成的计数器电路如图 6-2 所示。 74LS160 的功能表如图 6-3 所示。该电路的功能为( )。 A.8 进制减法计数器 B.8 进制加法计数器 C.9 进制减法计数器 D.9 进制加法计数器
图 6-2 图 6-3 答题: A. B. C. D. (已提交) 参考答案:B 问题解析: 3. 由同步十六进制计数器 74LS161 和门电路组成的计数器电路如图 6-4 所示。 74LS161 的功能表如图 6-5 所示。该电路的功能为( )。 A.11 进制加法计数器 B.11 进制减法计数器 C.10 进制加法计数器 D.10 进制减法计数器
图 6-4 图 6-5 答题: A. B. C. D. (已提交) 参考答案:A 问题解析:第七章 半导体存储器
当前页有 5 题,你已做 5 题,已提交 5 题,其中答对 3 题。 1. 数据通过( )存储在存储器中。 A.读操作 B.启动操作 C.写操作 D.寻址操作 答题: A. B. C. D. (已提交) 参考答案:C 问题解析: 2. 下列说法不正确的是( )。 A.半导体存储器的基本结构都是由地址译码
器、存储矩阵和读写控制电路三 大部分构成 B.ROM 的主要特点是在工作电源下可以随机地写入或读出数据 C.静态 RAM 存储单元的主体是由一对具有互为反馈的倒相器组成的双稳态电 路 D.动态 RAM 存储单元的结构比静态 RAM 存储单元的结构简单 答题: A. B. C. D. (已提交) 参考答案:B 问题解析: 3. 若存储器容量为 512K×8 位,则地址代码应取( A. 17 B. 18 C. 19 D. 20 答题: A. B. C. D. (已提交)
)位。
参考答案:C 问题解析: 4. 一片 256K×4 的 ROM,它的存储单元数和数据线数分别为( A. C. 个,4 条 B. 个,4 条 D. 个, 18 条 个, 18 条
)。
答题: A. B. C. D. (已提交) 参考答案:C 问题解析: 5. 快闪存储器属于( )器件。 A.掩模 ROM B.可擦写 ROM C.动态 RAM 答题: A. B. C. D. (已提交) 参考答案:B 问题解析:第八章 可编程逻辑器件
D.静态 RAM
当前页有 6 题,你已做 6 题,已提交 6 题,其中答对 1 题。 1. 可编程逻辑器件的基本特征在于( )。 A.通用性强 B.其逻辑功能可以由用户编程设定 C.可靠性好 D.集成度高 答题: A. B. C. D. (已提交) 参考答案:B 问题解析: 2. 2、PLD 的开发需要有( )的支持。 A.硬件和相应的开发软件 B. 硬件和专用的编程语言 C.开发软件 D.专用的编程语言 答题: A. B. C. D. (已提交) 参考答案:A 问题解析: 3. 3、PAL 器件与阵列、或阵列的特点分别为( )。 A.固定、可编程 B.可编程、可编程 C.固定、固定 D.可编程、固定 答题: A. B. C. D. (已提交) 参考答案:D 问题解析:
4. 4、产品研制过程中需要不断修改的中、小规模逻辑电路中选用( 为合适。 A.PAL B.GAL C.EPLD D.FPGA
B
)最
答题: A. B. C. D. (已提交) 参考答案:B 问题解析: 5. 5、通用阵列逻辑 GAL 器件的通用性,是指其输出电路的工作模式,可通过 对( )进行编程实现。 A.输出逻辑宏单元 OLMC B.与门阵列 C.或门阵列 D.与门阵列和或门阵列 答题: A. B. C. D. (已提交) 参考答案:A 问题解析: 6. 6、图 8-1 所示电路是 PAL 的一种异或输出结构,其输出 Y 的最小项之和表 达式为( )。
图 8-1 A. C. B. D.
答题: A. B. C. D. (已提交) 参考答案:A 问题解析:第十章 脉冲波形的产生和整形
当前页有 6 题,你已做 6 题,已提交 6 题,其中答对 0 题。 1. 自动产生矩形波脉冲信号的是( )。 A.施密特触发器 B.单稳态触发器 C.T 触发器 D.多谐振荡器' 答题: A. B. C. D. (已提交)
当前页有5题,你已做5题,已提交5题,其中答对0题。
上一篇:初三物理期末复习--电学
下一篇:禁毒和&183;预防艾滋病教育